Please use this identifier to cite or link to this item: http://hdl.handle.net/11455/7117
標題: 應用於802.16aWiMAX系統的低複雜度快速傅立葉轉換設計與實作
Low-Complexity FFT Design and Implementation for IEEE 802.16a WiMAX System
作者: 李茂仕
Shih, Li Mau
關鍵字: 快速傅立葉轉換;FFT
出版社: 電機工程學系
摘要: 
我們提出一個新的快速傅立葉轉換(Fast Fourier Transform, FFT)處理器,可以應用在802.16a的低複雜度快速傅立葉轉換處理器。802.16a是新一代無線都會型區域網路標準,於2003年1月完成制訂,它的使用頻段在2~11GHz,通道要求為NLOS(Non Line Of Sight),傳輸速度約在1.0~75Mbps,傳輸距離約50公里,調變技術採用正交分頻多工系統(Orthogonal Frequency Division Multiplexing, OFDM),有256子載波。802.16a分成MAC層(Media Access Control)與PHY層(Physical)兩部份。MAC層設計為一點對多點無線寬頻接取系統提供多重服務。PHY層則可採取單載波調變或正交分頻多工系統(OFDM)來設計。由於積體電路製造與設計的進步,使得應用在正交分頻多工通訊系統如雨後春筍般的出現,如: IEEE 802.16、DVB-T、802.11等…,而每一個正交分頻多工通訊系統均需要一個快速傅立葉轉換處理器,本論文主要是設計應用在802.16a的低複雜度快速傅立葉轉換處理器,其特點有五點:一.低複雜度之控制電路,二.Butterfly PE單一化,三.時序控制容易,四.低實數乘法次數,五.低功率消耗。利用Radix-16 演算法發展Radix-24 SDF(Single-path Delay Feedback)架構來設計。驗證則是利用Xlinx Vertex II 1500及Cell-base Design 流程。FPGA Post Simulation結果晶片速度為32.6MHz,而Cell-base Design流程則是利用UMC 0.18做Gate-level simulation 晶片最高速度為51.5MHz,可適用IEEE 802.16a標準的最快速取樣率(32MHz)。
URI: http://hdl.handle.net/11455/7117
Appears in Collections:電機工程學系所

Show full item record
 

Google ScholarTM

Check


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.